Vai ai contenuti. | Spostati sulla navigazione | Spostati sulla ricerca | Vai al menu | Contatti | Accessibilità

Biadene, Davide (2011) Implementazione di un encoder LDPC DVB-T2 su piattaforma FPGA. [Laurea triennale]

Full text disponibile come:

[img]
Preview
PDF
9Mb

Abstract

Questo documento descrive la realizzazione di un encoder LDPC secondo lo standard DVB-T2 su di una piattaforma FPGA della famiglia Xilinx Virtex 4. Si è ripreso un lavoro svolto meno di anno fa da parte di ricercatori dellÕUniversitˆ di Padova nellÕambito dei test del nuovo standard per la televisione digitale terrestre effettuati su un dispositivo della Lyrtech. La scelta del FPGA garantisce un forte vantaggio nella realizzazione del prototipo del modulatore per la sua facilità di riprogrammazione e per le potenzialitˆ che ormai hanno raggiunto

Item Type:Laurea triennale
Corsi di Laurea Triennale:Facoltà di Ingegneria > Ingegneria elettronica
Uncontrolled Keywords:FPGA, LDPC, DVB-T2, VHDL, encoder LDPC
Subjects:Area 09 - Ingegneria industriale e dell'informazione > ING-INF/01 Elettronica
Codice ID:27046
Relatore:Vogrig, Daniele
Data della tesi:24 February 2011
Biblioteca:Polo di Ingegneria > Biblioteca Interdipartimentale di Ingegneria dell'Informazione e Ingegneria Elettrica
Tipo di fruizione per il documento:on-line per i full-text
Tesi sperimentale (Si) o compilativa (No)?:Yes

Solo per lo Staff dell Archivio: Modifica questo record