In questa tesina viene trattato il progetto di massima di un convertitore digitale-analogico in corrente realizzato in tecnologia CMOS. Il lavoro svolto parte dallo sviluppo teorico del circuito con il calcolo manuale dei parametri, per poi passare alla simulazione tramite Cadence e quindi alla calibrazione dei parametri per rispettare nel modo piu` fedele possibile le specifiche asse- gnate, infine vengono stimate le principali figure di merito del convertitore che caratterizzano le prestazioni del circuito ottimizzato

Analisi e simulazione di un convertitore digitale-analogico CMOS in corrente

Calabrò, Rocco
2011/2012

Abstract

In questa tesina viene trattato il progetto di massima di un convertitore digitale-analogico in corrente realizzato in tecnologia CMOS. Il lavoro svolto parte dallo sviluppo teorico del circuito con il calcolo manuale dei parametri, per poi passare alla simulazione tramite Cadence e quindi alla calibrazione dei parametri per rispettare nel modo piu` fedele possibile le specifiche asse- gnate, infine vengono stimate le principali figure di merito del convertitore che caratterizzano le prestazioni del circuito ottimizzato
2011-09-27
49
DAC, digital to analog converter, D/A converter, INL, DNL, gain error, offset error, Cadence
File in questo prodotto:
File Dimensione Formato  
TESI.pdf

accesso aperto

Dimensione 2.11 MB
Formato Adobe PDF
2.11 MB Adobe PDF Visualizza/Apri

The text of this website © Università degli studi di Padova. Full Text are published under a non-exclusive license. Metadata are under a CC0 License

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/20.500.12608/15078